登录

  • 登录
  • 忘记密码?点击找回

注册

  • 获取手机验证码 60
  • 注册

找回密码

  • 获取手机验证码60
  • 找回
毕业论文网 > 任务书 > 电子信息类 > 电子信息工程 > 正文

基于DE2的多路信号发生器设计任务书

 2022-01-17 10:01  

全文总字数:1293字

1. 1. 毕业设计(论文)的内容、要求、设计方案、规划等

dds(direct digital synthesizer)即直接数字合成器,是一种新型的频率合成技术,具有较高频率分辨率,可以实现快速频率切换,并且在改变时能够保持相位的连续,很容易实现频率、相位和幅度的数控调制,在现代电子系统及设备的频率源设计中应用十分广泛。

本论文设计一个多路dds信号发生器,具有以下优点:当累加器的位数足够大时,频率、相位可以获得理想的分辨率;为数字开环系统,无反馈环节,速度快,一般在纳秒级;频率、相位误差依赖于基准脉冲的相位特性,误差小;频率切换时相位变化是连续的,具有良好的频谱特征,是传统直接频率合成方法所无法实现的。

本设计中,采用fpga为dds主控芯片,实现一种波形、频率、相位可控的高精度信号源设计方案,简单方便,易于实现。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 参考文献(不低于12篇)

1.fpga与sopc设计教程-de2实践 张志刚编著 西安电子科大出版

2.eda技术与实验教程 宋烈武编著 电子工业出版社

3. 基于altera fpga/cpld的电子系统设计及工程实践 杨春玲编著 人民邮电出版社

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

企业微信

Copyright © 2010-2022 毕业论文网 站点地图