登录

  • 登录
  • 忘记密码?点击找回

注册

  • 获取手机验证码 60
  • 注册

找回密码

  • 获取手机验证码60
  • 找回
毕业论文网 > 任务书 > 电子信息类 > 通信工程 > 正文

数字频率计的设计任务书

 2020-06-06 09:06  

1. 毕业设计(论文)的内容和要求

本课题要求设计基于CPLD/FPGA或单片机控制处理的数字式频率计,在设计实现过程中熟练掌握相关编程语言,熟悉相关设计软件,并确定系统硬件实现方案。

具体要求如下: 1、 以CPLD/FPGA或单片机为系统控制核心,选择合适的外围电路,设计系统整体硬件电路; 2、 系统应实现1Hz到100MHz的频率测量功能,并且能够自动转换量程; 3、 系统通过LCD显示测频范围、精度、测得频率等信息; 4、 可利用开发板进行硬件验证,如有余力可考虑自制电路进行验证; 5、 在完成基本要求基础上,提出功能扩展方案及改进意见。

2. 参考文献

[1] 江志红.51单片机技术与应用系统开发案例精选[M].清华大学出版社.2008. [2] 李平等.单片机入门与开发[M].机械工业出版社,2008 [3] EDA先锋工作室. Altera FPGA/CPLD 设计(高级篇)[M]. 北京:人民邮电出版社, 2005. [4] 林容益. CPU/SOC及外围电路应用设计#8212;#8212;基于FPGA/CPLD [M]. 北京:北京航空航天大学出版社,2004. [5] Wolf,W[美]. 基于FPGA的系统设计[M]. 闫敬文 等译. 北京:机械工业出版社, 2006.

3. 毕业设计(论文)进程安排

起讫日期 设计(论文)各阶段工作内容 2016-12-31~2017-01-12 收集、查阅、整理相关资料;对课题的国内外现有技术状况及优缺点作出详细分析。

提交开题报告。

2017-01-13~2017-01-20 提出课题总体设计方案,画出方案设计图,对使用设备、硬件等注明型号、参数,提交指导教师审阅。

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

企业微信

Copyright © 2010-2022 毕业论文网 站点地图